# lab06 report

郑航 520021911347

#### lab06 report

- 1 实验目的
- 2 实验原理
  - 2.1 整体原理描述
  - 2.2 lab05原有模块:
  - 2.3 段寄存器Segment Registers原理分析
    - 2.3.1 IFID\_REG
    - 2.3.2 IDEX REG
    - 2.3.3 EXMA\_REG
    - 2.3.4 MAWB\_REG
  - 2.4 基础流水线的组装
  - 2.5 冒险和stall
    - 2.5.1 冒险的介绍
    - 2.5.2 stall
  - 2.6 前向通路
  - 2.7 predict-not-taken
    - 2.7.1 实现
    - 2.7.2 Jump\_Ctr
  - 2.8 指令的扩充 (16->31)
  - 2.9 Registers的功能扩充
- 3 实验过程
  - 3.1 Segment Registers
  - 3.2 流水线组装
  - 3.2 ALUCtr
  - 3.3 STALL
  - 3.4 Forward
  - 3.5 Jump\_Ctr
  - 3.6 Registers
  - 3.7 Top
- 4 实验结果
  - 4.1 数据和指令的编写
  - 4.2 激励文件编写
    - 4.1.1 激励文件
    - 4.1.2 仿真图像
- 5 反思总结
  - 5.1 difficulty
  - 5.2 summary
- 6 附录
  - 6.1 Ctr完整代码
  - 6.2 ALUCtr完整代码
  - 6.3 ALU完整代码
  - 6.4 Registers完整代码
  - 6.5 IFID\_REG完整代码
  - 6.6 IDEX\_REG完整代码
  - 6.7 EXMA\_REG完整代码

## 1 实验目的

- 理解CPU Pipeline、流水线冒险(hazard)及相关性,在lab5基础上设计简单流水线CPU
- 在1.的基础上设计支持Stall的流水线CPU。通过检测竞争并插入停顿(Stall)机制解决数据冒险/竞争、控制冒险和结构冒险
- 在2.的基础上,增加Forwarding 机制解决数据竞争,减少因数据竞争带来的流水线停顿延时,提高流水线处理器性能
- 在3. 的基础上,通过predict-not-taken 或延时转移策略解决控制冒险/竞争,减少控制竞争带来的流水线停顿延时,进一步提高处理器性能
- 在4.的基础上, 将CPU 支持的指令数量从16条扩充为31条, 使处理器功能更加丰富

## 2 实验原理

### 2.1 整体原理描述

在lab05里已经完成了单周期的处理器,多周期处理器相比单周期,只有在顶层模块和Ctr方面存在 些许差别,同时五周期流水的话还需要增加四个段寄存器。除此之外,针对转发机制的前向通路,实现 predict-not-taken 以及冲突检测的机制也需要额外实现一些模块。此外,将16条指令扩充为31条指 令,主要增加的是对无符号指令的支持,需要对ALUCtr和ALU进行一定的功能扩充,下面详细描述

## 2.2 lab05原有模块:

本实验中,用到了lab05中除pc外的所有模块,其中data memory,signext,inst memory,mux,regmux与lab05完全相同,在本报告中不加赘述,而为了支持更多的指令以及前向通路等机制,Ctr,ALUCtr,ALU和registers需要做些许调整和功能增加,放在后半部分2.8中叙述

## 2.3 段寄存器Segment Registers原理分析

在本实验中,流水线共分为五个阶段,包括取指 (IF)、译码 (ID)、执行 (EX)、内存访问 (MA)和写回 (WB),总共需要设计四个段寄存器,分别位于IF到ID,ID到EX,EX到MA,MA到WB阶段之间,分别命名为IFID\_REG,IDEX\_REG,EXMA\_REG和MAWB\_REG,每个段寄存器的主要功能就是存储上一阶段产生,下一阶段需要使用的信息,也可以对传入的信息做适当的处理再输出(相当于一个小型的控制器),四个段寄存器分为四个模块分别进行实现

#### **2.3.1 IFID REG**

- 介绍:该段寄存器主要存储的信息就是pc和inst的值。由于需要支持stall功能和beq,jump等指令 跳转的branch功能,而一旦需要stall就需要继续维持当前pc和inst,或一旦需要branch就需要在此 先将后续的pc和inst都置为零防止误执行错误的指令,因此IFID\_REG需要接受stall和branch信号。
- 输入:
  - o clock: 时钟

reset: reset信号stall: 停顿一周期branch: 条件跳转信号

o 2位的ctr\_signals\_In: 指令中的无条件跳转信号

pcln: IF阶段的PC值instln: IF阶段的inst

• 输出:

pcOut: ID阶段的PC值instOut: ID阶段的inst

#### **2.3.2 IDEX REG**

介绍:该段寄存器主要存储的信息是pc和inst的值,stall和branch信号,ID阶段Registers中读取的两个数据,signext拓展的结果。同时,在数据转发过程中,会将Ctr处理inst所得的控制信号也一并存入并进行一些处理

#### • 输入:

o clock: 时钟

reset: reset信号stall: 停顿一周期

branch:条件跳转信号pcln:ID阶段的PC值instln:ID阶段的inst

。 32位的dataIn1和dataIn2: Registers读出的数据

。 32位的extendIn: signext拓展的结果

o 5位的rdIn: Ctr解析的register destination

○ 4位的aluop\_in: aluop

o 8位的ctr signal in: Ctr的控制信号

#### • 输出:

o pcOut: EX阶段的PC

o dataOut1和dataOut2: EX阶段时, ID阶段Registers读出的数据

o extendOut: EX阶段时, ID阶段signext拓展的结果

o aluop\_out: aluop

○ ctr\_signal\_out: EX阶段时, ID阶段得到的Ctr的控制信号

o rdOut, inst0\_5Out, inst6\_10Out, inst16\_20Out, inst21\_25Out: 对inst解码后所得的rs, rt, rd, funct和shamt值

具体代码类似IFID\_REG, 出于篇幅考虑放于附录

#### **2.3.3 EXMA\_REG**

• 介绍:该段寄存器主要存储的信息是alu的计算结果,Registers读入的第二个数据 (address), rd以及Ctr的控制信号,注意到此时我们没有存入pc和inst的值,原因是pc有关的跳转等操作已经在 EX阶段完成,而inst也已经被充分解析得到了一系列的控制信号。

#### • 输入:

o clock: 时钟

o reset: reset信号

o 32位的aluResIn: alu计算结果

4位的ctr\_signals\_In: MA及WB阶段需要的控制信号32位的readData2In: memory access的内存地址5位的regdestIn: 寄存器写的register destination

#### • 输出:

o 32位的aluResOut: alu计算结果

○ 4位的ctr\_signals\_Out: MA及WB阶段需要的控制信号 。 32位的readData2Out: memory access的内存地址 ○ 5位的regdestOut:寄存器写的register destination

具体代码类似IFID\_REG,出于篇幅考虑放于附录

### **2.3.4 MAWB REG**

• 介绍:该段寄存器主要存储的信息是WB阶段待写入的结果,写入寄存器rd以及寄存器写的使能信

#### • 输入:

o clock: 时钟

o reset: reset信号

。 32位的memDataIn: 读出的memory数据or上阶段的alures

○ ctr\_signals\_In:寄存器写的enable信号

。 5位的regdestIn: 寄存器写的register destination

#### • 输出:

。 32位的memDataOut: 待写入registers的结果

。 ctr\_signals\_Out: 寄存器写的enable信号

。 5位的regdestOut:寄存器写的register destination

具体代码类似IFID\_REG, 出于篇幅考虑放于附录

### 2.4 基础流水线的组装

只需要根据上述的各阶段分析和段寄存器内容,将各主要部件(后续优化的部件暂不包括在内)分别按 如下放在各阶段里:

• IF: PC和inst\_memory

• ID: Ctr, Registers, Signext

• EX: ALUCtr, ALU • MA: data\_memory • WB: 没有模块

然后在各阶段部件之间加入段寄存器即可,注意每一阶段的输入都是来源于上一阶段的段寄存器的输出 连接方式如下图:



### 2.5 冒险和stall

#### 2.5.1 冒险的介绍

- 结构冒险:在同一个时刻有多条指令试图访问同一个结构单元则会产生结构冒险,将inst memory和data memory分开后,我们的处理器中就不再会产生结构冒险了
- 数据冒险:分为load-use hazard和read-after-write hazard两种
  - o load-use hazard,一条指令从内存中读取某个数据到寄存器中,而下一条或两条指令对该数据进行访问,则由于此时该数据仍未写入寄存器,读到的是错误数据,会产生数据冒险
  - o read-after-write hazard,前一条指令将数据写到某个寄存器中,而下一条寄存器就使用该数据进行运算等,也会因为数据还未写入而导致读到错误数据
- 控制冒险:在需要进行指令跳转时,该指令的继续执行会导致控制冒险,因此可以将该指令用nop替代,并刷新流水线

#### 2.5.2 stall

在经过前向通路的优化后,只有在相邻指令发生load-use hazard时才需要使得整个流水线暂停一个周期,故实现比较简单,只需要判断在lw指令时,前一条指令的rd是否和后一条指令的rs或rt相同即可,代码如下:

### 2.6 前向通路

采用前向通路可以解决2.5.1,数据冒险中的所有read-after-write hazard以及间隔一条指令的load-use hazard(不间隔指令的则需要stall一个周期),故为了提高处理器的效率有必要添加前向通路的设计

在本实验中,我们设计了两条前向通路,两条通路分别将MA阶段读内存所得的数据放入下两条指令的EX阶段前和EX阶段ALU的计算结果放入下一条指令的EX阶段前,我们将前向通路封装成了一个模块 Forward

- 输入:两个选路信号select1和select2,第一个选路信号选择MA阶段后的数据来源是memory还是 Registers,第二个选路信号选择是要MA阶段的数据还是EX阶段ALU的计算结果,另外三个输入的 分别是上述的三个数据
- 输出:一个32位输出out,表示最终作为前向通路结果传到ALU前的数据

我们总共需要两个这样的Forward模块,分别对rt和rs的数据来源进行前向传递。在进入ALU之前,还需要一个选路器选择是否将前向通路结果作为ALU的输入,较为简单,在此不加赘述

### 2.7 predict-not-taken

针对跳转指令可能存在的控制冒险,我们在本实验中采取预测不转移的方式(即每次都预测指令不进行跳转),并在预测错误时刷新后续流水线,并从正确的新指令地址开始执行,即可以消除控制冒险。

跳转指令分为条件跳转和无条件跳转这两类,针对: ①条件跳转,我们每次都预测不转移,由于预测失败的结果必须在EX阶段后才可被发现,因此这种情况会影响两个指令周期; ②无条件跳转,由于不需要运算进行判断,我们可以将跳转判断提前到ID阶段前进行,则其停顿为零,不会影响流水线

#### 2.7.1 实现

其实现分为两部分,一是对后续指令的刷新,二是对PC的更新。

①对指令的刷新,可以依靠在IFIF\_REG中增加对branch信号的判定,若需要branch,则将后续所有指令和信号等都置为默认的无效状态

②对PC的更新,我们设计了一个新的模块Jump\_Ctr,用来根据branch相关信息更新PC,该过程应该在EX阶段任务完成后进行,具体的实现如下:

### 2.7.2 Jump\_Ctr

- Jump\_Ctr其实类似一个比较复杂的选路器,根据传入的两个控制信号以及两个branch信号,从四个传入的PC可能取值选择一个作为新的PC值
- 输入
  - 2位的ctr\_signals: 分别代表是否为jump或jr指令
  - o pc\_jump\_ln, pc\_ln、data和branch\_dest是PC的四个可能取值,分别是jump和jal指令的目标地址,下一条指令地址,ir指令目标地址和条件跳转指令的目标地址
  - o beq\_signal, bne\_signal分别代表branch指令需要跳转的两种情况: ①beq指令且相等, ②bne指令且不相等
- 输出: pcOut, 代表更新后的下一个待执行指令的地址

### 2.8 指令的扩充 (16->31)

从lab05中的16条指令扩充为如今的lab06指令,由于扩充的指令主要都是无符号数运算指令以及立即数运算等ALU相关的指令,因此无需增加任何新的模块等,只需要将ALUCtr和ALU的功能进行扩充即可(即ALUCtr中增加一些条件判断和ALU中利用>>>等Verilog自带的运算符),实现起来较为简单,在此不加赘述

## 2.9 Registers的功能扩充

关于jal指令,在lab05中我们只需在一个周期后将目标位置写入31号寄存器中即可,但在流水线处理器中,我们需要尽早实现跳转,将跳转地址写入31号寄存器,可以减少停顿的周期数,而若是等到WB阶段再写入则会浪费多个周期。因此我设计在Registers模块上增加两个接口:jalSign和jalDest,分别表示jal信号和jal的目标地址,若是jal指令则访问Registers一并将数据写入31号寄存器

## 3 实验过程

### 3.1 Segment Registers

原理已经在前边完整说明,实现主要就是进行数据的交换以及少量的信号处理,下面展示IDEX\_REG的部分代码,完整代码及其他段寄存器代码较长,此处不加展示,详见附录

```
module IDEX_REG(
 1
 2
        input clock,
 3
        input reset,
4
        input stall,
        input branch,
 6
        input [31:0] pcIn,
 7
        input [31:0] instIn,
        input [31:0] dataIn1,
8
9
        input [31:0] dataIn2,
10
        input [31:0] extendIn,
        input [4:0] rdIn,
11
        input [3 : 0] aluop_in,
12
13
        input [7 : 0] ctr_signal_in,
14
        output reg [31:0] pcOut,
15
        output reg [31:0] dataOut1,
16
        output reg [31:0] dataOut2,
17
        output reg [31:0] extendOut,
18
        output reg [3 : 0] aluop_out,
19
        output reg [7 : 0] ctr_signal_out,
20
        output reg [4:0] rdOut,
21
        output reg [4:0] inst16_200ut,
22
        output reg [4:0] inst21_250ut,
23
        output reg [5:0] inst0_5out,
24
        output reg [4:0] inst6_100ut
25
        );
26
27
    always @ (posedge clock)
28
        begin
29
           if(stall||branch)
30
           begin
```

```
31
                  pcOut <= pcIn;</pre>
32
                  dataOut1 <= 0;
33
                  dataOut2 <= 0;</pre>
34
                  extendOut <= 0;</pre>
35
                  aluop_out <= 4'hf;</pre>
36
                  ctr_signal_out <= 0;</pre>
37
                  rdOut <=0;
38
                  inst16_200ut <= 0;
39
                 inst21_250ut <= 0;
40
                  inst0_50ut <= 0;
                  inst6_100ut <= 0;
41
42
             end else
43
             begin
44
              pcOut = pcIn;
45
              dataOut1 <= dataIn1;</pre>
46
              dataOut2 <= dataIn2;</pre>
47
              extendOut <= extendIn;</pre>
48
              aluop_out <= aluop_in;</pre>
49
              ctr_signal_out <= ctr_signal_in;</pre>
50
              rdOut <= rdIn;
              inst16_200ut <= instIn[20:16];</pre>
51
52
              inst21_250ut <= instIn[25:21];</pre>
53
              inst0_50ut <= instIn[5:0];</pre>
54
              inst6_100ut <= instIn[10:6];</pre>
55
              end
56
         end
```

### 3.2 流水线组装

如原理部分所述,将各主要部件和段寄存器按顺序连接起来即可,下面展示IFID寄存器和EXMA寄存器, 详见Top文件中于附录

```
1 // Segment Registers IF_ID
2 wire [31 : 0] IF_ID_INST;
    wire [31 : 0] IF_ID_PC;
   wire [12 : 0] ID_CTR;
   wire [3 : 0] ID_CTR_SIGNAL_ALUOP;
5
6
    wire BRANCH;
 7
    wire STALL;
    IFID_REG
    ifid(.clock(clk),.reset(reset),.stall(STALL),.branch(BRANCH),.ctr_signals_In
    (ID_CTR[12:11]),
9
    .pcIn(PC),.instIn(IF_INST),.pcOut(IF_ID_PC),.instOut(IF_ID_INST));
10
11
    // Segment Registers EXMA
   wire [3 : 0] EX_MA_CTR;
12
    wire [31 : 0] EX_MA_ALU_RES;
13
14
    wire [31 : 0] EX_MA_REG_READ_DATA_2;
15
    wire [4 : 0] EX_MA_REG_DEST;
16
    EXMA_REG
    {\sf exma}(.{\sf clock}({\sf clk}),.{\sf reset}({\sf reset}),.{\sf aluResIn}({\sf EX\_ALU\_RES}),.{\sf ctr\_signals\_In}({\sf ID\_EX\_C})
    TR [3 : 0]),
17
    .readData2In(EX_ALU_INPUT_2_FORWARDING),.regdestIn(ID_EX_REG_DEST),
```

```
.aluResOut(EX_MA_ALU_RES),.ctr_signals_Out(EX_MA_CTR),.readData2Out(EX_MA_RE
    G_READ_DATA_2),
.regdestOut(EX_MA_REG_DEST));
```

#### 3.2 ALUCtr

ALUCtr的实现与lab03中的实现非常类似,主体也是一个casex块,然后针对所有可能case对 ALUCtrOut进行赋值,具体的赋值对应关系在原理分析中已给出,注意做好default情况的处理

代码较长, 此处不加展示, 完整代码见附录

### 3.3 STALL

其实现见2.5.2,不再赘述

### 3.4 Forward

根据原理中的功能描述,Forward模块其实可以视作多个选路器的功能叠加 完整代码如下:

```
module Forward(
 2
               input select1,
 3
               input select2,
 4
               input [31:0] data1,
 5
               input [31:0] data2,
               input [31:0] alures,
 6
 7
               output wire [31:0] out
 8
           );
9
   wire [31:0] tmp;
10
    begin
        assign tmp=select1?data1:data2;
11
12
        assign out=select2?alures:tmp;
13
    end
14
    endmodule
```

### 3.5 Jump\_Ctr

类似Forward, 也是实现多信号多数据的选路功能, 只是其逻辑比Forward还要更加复杂一些完整代码如下:

```
module Jump_Ctr(
input [1:0] ctr_signals,
input [31:0] pc_jump_In,
input [31:0] pc_In,
input [31:0] data,
input beq_signal,
input bne_signal,
```

```
input [31:0] branch_dest,
9
               output wire [31:0] pcOut
10
          );
    wire [31:0] tmp1;
11
12
    wire [31:0] tmp2;
    wire [31:0] tmp3;
13
14
    begin
15
16
        assign tmp1=ctr_signals[1]?pc_jump_In:pc_In;
17
        assign tmp2=ctr_signals[0]?data:tmp1;
        assign tmp3=beq_signal?branch_dest:tmp2;
18
19
        assign pcOut=bne_signal?branch_dest:tmp3;
20
    end
21
    endmodule
```

## 3.6 Registers

与lab05中的Registers相比,增加了jal指令相关的部分,只需要增加一个条件判断即可,其余部分完全一致,新增代码如下:

```
1 | if(jalsign)
2 | regFile[31] = jalDest;
```

完整代码见附录:

## **3.7 Top**

top模块的主体是对各模块进行实例化并用数据线进行连接,时序部分代码则是在每个clk下降沿检查stall并更新pc,其余的功能都如上封装在模块中了,只需按照正确的顺序和端口进行连接即可

具体代码较长,在此不加展示,详见附录

## 4 实验结果

## 4.1 数据和指令的编写

编写初始数据如下:

| 地址 | 数据       | 地址 | 数据       | 地址 | 数据       | 地址 | 数据       |
|----|----------|----|----------|----|----------|----|----------|
| 0  | 00000001 | 8  | 00001111 | 16 | 000000FF | 24 | 00000024 |
| 1  | 00000010 | 9  | 00000111 | 17 | 00000100 | 25 | 00000025 |
| 2  | 00000100 | 10 | 00000100 | 18 | 00001100 | 26 | 00000026 |
| 3  | 00001000 | 11 | 00001000 | 19 | 00000100 | 27 | 00000027 |
| 4  | 00010000 | 12 | 00000010 | 20 | 00000010 | 28 | 00000028 |
| 5  | 00100000 | 13 | 00000000 | 21 | 00000001 | 29 | 00000029 |
| 6  | 01000000 | 14 | 000000F  | 22 | 000000F  | 30 | 00000030 |
| 7  | 10000000 | 15 | 00000FFF | 23 | 000000FF | 31 | 00000031 |

设计初始指令如下(含指令含义和指令执行结果):

| 指令地<br>址 | 指令 (二进制)                                 | 指令                      | 指令结果                      |
|----------|------------------------------------------|-------------------------|---------------------------|
| 0        | 100011 00000 00001<br>000000000000000    | lw \$1, 0(\$0)          | \$1 = Mem[0] = 1          |
| 1        | 100011 00001 00010<br>0000000000000000   | lw \$2, 0(\$1)          | \$2 = Mem[1] = 16         |
| 2        | 100011 00000 00011<br>000000000000010    | lw \$3, 2(\$0)          | \$3 = Mem[2] = 256        |
| 3        | 100011 00001 00100<br>000000000001111    | lw \$4, 15(\$1)         | \$4 = Mem[16] =<br>255    |
| 4        | 000000 00001 00011 00101 00000<br>100000 | add \$5, \$1, \$3       | \$5 = 1 + 256 = 257       |
| 5        | 000000 00011 00100 00110 00000<br>100010 | sub \$6, \$3, \$4       | \$6 = 256 -255 = 1        |
| 6        | 000000 00101 00110 00111 00000<br>100100 | and \$7, \$5, \$6       | \$7 = 257 & 1 = 1         |
| 7        | 100011 00000 01001<br>000000000001001    | lw \$9, 9(\$0)          | \$9 = Mem[9] = 273        |
| 8        | 100011 00000 01010<br>000000000001010    | lw \$10, 10(\$0)        | \$10 = Mem[10] =<br>256   |
| 9        | 000000 01001 01010 01000 00000<br>100101 | or \$8, \$9, \$10       | \$8 = 273   256 =<br>273  |
| 10       | 001000 01010 01011<br>0000000100000000   | addi \$11, \$10,<br>256 | \$11 = 256 + 256 =<br>512 |
| 11       | 100011 00000 01100<br>000000000001100    | lw \$12, 12(\$0)        | \$12 = Mem[12] =<br>16    |
| 12       | 001100 01100 01101<br>000000011111111    | andi \$13, \$12,<br>255 | \$13 = 16 & 255 =<br>16   |
| 13       | 100011 00000 10000<br>000000000010000    | lw \$16, 16(\$0)        | \$16 = Mem[16] =<br>255   |
| 14       | 001101 10000 01111<br>0000000100000000   | ori \$15, \$16,<br>256  | \$15 = 255  256 =<br>511  |
| 15       | 101011 01110 01111<br>000000000000111    | sw \$15, 7(\$14)        | Mem[7] = 511              |
| 16       | 000000 00000 00110 10100 00100<br>000000 | sll \$20, \$6, 4        | \$20 = \$6 << 4 = 16      |
| 17       | 000000 00000 01010 10110 00100<br>000010 | srl \$22, \$10, 4       | \$22 = \$10 >> 4 = 16     |

| 指令地址 | 指令 (二进制)                                 | 指令                      | 指令结果                  |
|------|------------------------------------------|-------------------------|-----------------------|
| 18   | 000000 00001 00011 11000 00000<br>101010 | slt \$24, \$1, \$3      | \$24 = 1              |
| 19   | 000000 01111 10000 11001 00000<br>101010 | slt \$25, \$15,<br>\$16 | \$25 = 0              |
| 20   | 001111 00000 00010<br>111111111111111    | lui \$2,65535           | \$2=-65536            |
| 21   | 000000 00001 00010 00011 00000<br>100001 | addu \$3,\$1,\$2        | \$3=-65535            |
| 22   | 000100 10100 10110<br>0000000000000001   | beq \$20, \$22, 1       | go to line 22;        |
| 23   | 000000 01111 10000 10010 00000<br>101010 | slt \$18, \$15,<br>\$16 | (skipped)             |
| 24   | 000010<br>000000000000000000011000       | j 24                    | go to line 24         |
| 25   | 001000 01011 01011<br>000000000000010    | addi \$11, \$11, 2      | (skipped)             |
| 26   | 000011<br>000000000000000000011010       | jal 26                  | go to line 26         |
| 27   | 000100 00101 00110<br>000000000000010    | beq \$5, \$6, 2         | go to line 2          |
| 28   | 000000 11111 00000 00000 00000<br>001000 | jr \$31                 | go to line 25         |
| 29   | 001000 01011 01011<br>000000000000010    | addi \$11, \$11, 2      | (skipped)             |
| 30   | 001000 01011 01011<br>000000000000010    | addi \$11, \$11, 2      | \$11 = \$11 + 2 = 514 |

## 4.2 激励文件编写

### 4.1.1 激励文件

激励文件中,主要分三个部分:

- 实例化Top顶层模块
- 初始化,包括初始化reset和clk信号,利用readmemb和readmemh函数读取外部数据和指令文 件,对instFile和memFile进行初始化
- 设置时钟周期

测试代码与lab05基本一致,如下:

module top\_tb(

```
);
 4
        reg clk;
 5
        reg reset;
 6
        Top top(.clk(clk), .reset(reset));
8
9
        initial begin
            $readmemb("C:/Archlabs/lab06/mem_inst.txt",
10
    top.inst_memory.instFile);
11
            $readmemh("C:/Archlabs/lab06/mem_data.txt",
    top.data_memory.memFile);
12
            reset = 1;
13
            c1k = 0;
14
       end
15
16
        always #10 clk = \simclk;
17
18
        initial begin
19
            #10 reset = 0;
20
        end
21
    endmodule
```

### 4.1.2 仿真图像





由图像可知,各寄存器值都符合我们预期,新的指令也可以得到正确的结果

| ∨ ■ memFile[03][31:0] | 1,16,256,4096,655 | 1, 16, 256, 4096, 65536, 1048576, 16777216, 268435456, 4369, 273, 256, 4096, 16, 0, 15, 4095, 255, 256, 4352, 2 | 1, 16, 256, 4096, 65536, 1048576, 167772 | 16, 511, 4369, 273, 2 |
|-----------------------|-------------------|-----------------------------------------------------------------------------------------------------------------|------------------------------------------|-----------------------|
| > 🕨 [0][31:0]         | 1                 | 1                                                                                                               |                                          |                       |
| > 🕨 [1][31:0]         | 16                | 16                                                                                                              |                                          |                       |
| > 🕨 [2][31:0]         | 256               | 256                                                                                                             |                                          |                       |
| > 🐠 [3][31:0]         | 4096              | 4096                                                                                                            |                                          |                       |
| > 😻 [4][31:0]         | 65536             | 65536                                                                                                           |                                          |                       |
| > 💖 [5][31:0]         | 1048576           | 1048576                                                                                                         |                                          |                       |
| > 💖 [6][31:0]         | 16777216          | 16777216                                                                                                        |                                          |                       |
| > 😻 [7][31:0]         | 511               | 208435456                                                                                                       | 511                                      |                       |
| > 😻 [8][31:0]         | 4369              | 4369                                                                                                            |                                          |                       |
| > 🕨 [9][31:0]         | 273               | 273                                                                                                             |                                          |                       |
| > 😻 [10][31:0]        | 256               | 256                                                                                                             |                                          |                       |
| > 🕨 [11][31:0]        | 4096              | 4096                                                                                                            |                                          |                       |
| > 🕨 [12][31:0]        | 16                | 16                                                                                                              |                                          |                       |
| > 😻 [13][31:0]        | 0                 | 0                                                                                                               |                                          |                       |
| > 🕨 [14][31:0]        | 15                | 15                                                                                                              |                                          |                       |
| > 🕨 [15][31:0]        | 4095              | 4095                                                                                                            |                                          |                       |
| > 😻 [16][31:0]        | 255               | 255                                                                                                             |                                          |                       |
| > 😻 [17][31:0]        | 256               | 256                                                                                                             |                                          |                       |

由图像可知,511的值顺利写入了MemFile中的对应位置,sw指令也成功实现

## 5 反思总结

### 5.1 difficulty

- 本次实验中,梳理好流水线中各部件的连线和数据依赖关系是比较麻烦且容易出错的一件事,尤其 是随着各模块的功能变得更加复杂,接口也变得更多,需要耐心的进行梳理,小心细致地进行连线
- 本实验的目标要求初看起来难度很高,而且没有什么好的切入点,假如同时考虑所有的功能那完成 起来会特别费劲,后续我是按照实验指导书给的目标的顺序,由易到难地进行实现,搭好流水线的 框架后一切就变得简单很多了

### 5.2 summary

本实验的难度中等,是在lab05的单周期处理器上进行改进,使其成为一个简单的,支持31条指令的带流水线的处理器,提高处理器的效率。在这个过程中,我通过自己动手实现的实践过程,对系统结构课内所学的冒险处理、前向通路、预测不转移等策略方法有了更深刻的了解,对于流水线的原理也更加理解,对学习系统结构课内知识有非常大的帮助

完成情况:有了lab05的基础之后,连线和设计模块对我来说变得轻松了很多,但由于涉及到的模块较多且连线复杂,我运用在lab05中学到的绘制连线图的方式,才得以较快的完成了任务,充分说明实践才是出真知的最好方式。同时,本次实验的线路较为复杂,且需要考虑到各周期各阶段的时序关系,非常锻炼我耐心和细致的学习习惯和实验素养,使我受益匪浅

## 6 附录

## 6.1 Ctr完整代码

```
module Ctr(
input [5 : 0] opCode,
input [5 : 0] funct,
input nop,
output regDst,
output alusrc,
output regWrite,
output memToReg,
```

```
9
                output memRead,
10
                output memWrite,
11
                output beqSign,
12
               output bneSign,
13
               output luiSign,
14
               output extSign,
15
               output jalSign,
16
               output jrSign,
17
               output [3 : 0] aluOp,
18
               output jump
19
           );
20
    reg RegDst;
21
    reg ALUSrc;
22
    reg MemToReg;
23
    reg RegWrite;
24
    reg MemRead;
25
    reg MemWrite;
26
    reg Branch;
27
    reg [3:0] ALUOp;
28
    reg Jump;
29
    reg ExtSign;
30
    reg JalSign;
31
   reg BeqSign;
32
   reg BneSign;
33
    reg LuiSign;
34
    reg JrSign;
35
36
    always @(opCode or funct or nop) begin
37
        if (nop) begin
38
            RegDst = 0;
            ALUSrc = 0;
39
40
            RegWrite = 0;
41
            MemToReg = 0;
42
            MemRead = 0;
43
            MemWrite = 0;
            BeqSign = 0;
44
45
            BneSign = 0;
46
            LuiSign = 0;
47
            ExtSign = 0;
            Jalsign = 0;
48
49
            JrSign = 0;
50
            ALUOp = 4'b1111;
51
            Jump = 0;
52
        end
53
        else begin
54
            case(opCode)
                6'b000000:
55
                              // R Type
56
                begin
57
                     if (funct == 6'b001000) begin
                                                     // jr
58
                         RegDst = 0;
59
                         RegWrite = 0;
60
                         JrSign = 1;
61
                         ALUOp = 4'b1111;
62
                     end
63
                     else begin
64
                         RegDst = 1;
65
                         RegWrite = 1;
66
                         JrSign = 0;
```

```
67
                          ALUOp = 4'b1101;
 68
                      end
 69
                      ALUSrc = 0;
 70
                      MemToReg = 0;
 71
                      MemRead = 0;
 72
                      MemWrite = 0;
 73
                      BeqSign = 0;
 74
                      BneSign = 0;
 75
                      LuiSign = 0;
 76
                      ExtSign = 0;
                      Jalsign = 0;
 77
 78
                      Jump = 0;
 79
                  end
 80
                  6'b001000:
                                  // addi
 81
                  begin
 82
                      RegDst = 0;
 83
                      ALUSrc = 1;
 84
                      RegWrite = 1;
 85
                      MemToReg = 0;
                      MemRead = 0;
 86
                      MemWrite = 0;
 87
 88
                      BeqSign = 0;
 89
                      BneSign = 0;
 90
                      LuiSign = 0;
 91
                      ExtSign = 1;
 92
                      JalSign = 0;
 93
                      JrSign = 0;
                      ALUOp = 4'b0000;
 94
 95
                      Jump = 0;
 96
                  end
 97
                  6'b001001:
                                   // addiu
 98
                  begin
 99
                      RegDst = 0;
100
                      ALUSrc = 1;
101
                      RegWrite = 1;
                      MemToReg = 0;
102
103
                      MemRead = 0;
                      MemWrite = 0;
104
105
                      BeqSign = 0;
106
                      BneSign = 0;
107
                      LuiSign = 0;
108
                      ExtSign = 0;
109
                      JalSign = 0;
110
                      JrSign = 0;
                      ALUOp = 4'b0001;
111
112
                      Jump = 0;
113
                  end
                                  // andi
114
                  6'b001100:
115
                  begin
116
                      RegDst = 0;
117
                      ALUSrc = 1;
118
                      RegWrite = 1;
119
                      MemToReg = 0;
120
                      MemRead = 0;
121
                      MemWrite = 0;
122
                      BeqSign = 0;
123
                      BneSign = 0;
                      LuiSign = 0;
124
```

```
125
                      ExtSign = 0;
126
                      Jalsign = 0;
127
                      JrSign = 0;
                      ALUOp = 4'b0100;
128
129
                      Jump = 0;
130
                  end
131
                  6'b001101:
                                  // ori
132
                  begin
133
                      RegDst = 0;
134
                      ALUSrc = 1;
135
                      RegWrite = 1;
136
                      MemToReg = 0;
137
                      MemRead = 0;
138
                      MemWrite = 0;
139
                      BeqSign = 0;
                      BneSign = 0;
140
141
                      LuiSign = 0;
142
                      ExtSign = 0;
143
                      Jalsign = 0;
144
                      JrSign = 0;
                      ALUOp = 4'b0101;
145
146
                      Jump = 0;
147
                  end
148
                  6'b001110:
                                  // xori
149
                  begin
150
                      RegDst = 0;
151
                      ALUSrc = 1;
152
                      RegWrite = 1;
153
                      MemToReg = 0;
154
                      MemRead = 0;
155
                      MemWrite = 0;
156
                      BeqSign = 0;
157
                      BneSign = 0;
158
                      LuiSign = 0;
159
                      ExtSign = 0;
                      Jalsign = 0;
160
161
                      JrSign = 0;
                      ALUOp = 4'b0110;
162
163
                      Jump = 0;
164
                  end
165
                  6'b001111:
                                  // lui
166
                  begin
167
                      RegDst = 0;
168
                      ALUSrc = 1;
169
                      RegWrite = 1;
170
                      MemToReg = 0;
171
                      MemRead = 0;
172
                      MemWrite = 0;
173
                      BeqSign = 0;
174
                      BneSign = 0;
175
                      LuiSign = 1;
176
                      ExtSign = 0;
177
                      Jalsign = 0;
178
                      JrSign = 0;
179
                      ALUOp = 4'b1010;
                      Jump = 0;
180
181
                  end
182
                  6'b100011:
                                   // 1w
```

```
183
                  begin
184
                      RegDst = 0;
185
                      ALUSrc = 1;
186
                      RegWrite = 1;
187
                      MemToReg = 1;
188
                      MemRead = 1;
189
                      MemWrite = 0;
190
                      BeqSign = 0;
191
                      BneSign = 0;
192
                      LuiSign = 0;
193
                      ExtSign = 1;
194
                      Jalsign = 0;
195
                      JrSign = 0;
196
                      ALUOp = 4'b0001;
197
                      Jump = 0;
198
                  end
199
                  6'b101011:
                                  // sw
200
                  begin
201
                      RegDst = 0;
202
                      ALUSrc = 1;
203
                      RegWrite = 0;
204
                      MemToReg = 0;
205
                      MemRead = 0;
206
                      MemWrite = 1;
207
                      BegSign = 0;
208
                      BneSign = 0;
209
                      LuiSign = 0;
210
                      ExtSign = 1;
211
                      Jalsign = 0;
212
                      JrSign = 0;
                      ALUOp = 4'b0001;
213
214
                      Jump = 0;
215
                  end
216
                  6'b000100:
                                  // beg
217
                  begin
                      RegDst = 0;
218
219
                      ALUSrc = 0;
220
                      RegWrite = 0;
221
                      MemToReg = 0;
222
                      MemRead = 0;
223
                      MemWrite = 0;
224
                      BeqSign = 1;
                      BneSign = 0;
225
226
                      LuiSign = 0;
227
                      ExtSign = 1;
228
                      Jalsign = 0;
229
                      JrSign = 0;
230
                      ALUOp = 4'b0011;
231
                      Jump = 0;
232
                  end
233
                  6'b000101:
                                  // bne
234
                  begin
235
                      RegDst = 0;
236
                      ALUSrc = 0;
237
                      RegWrite = 0;
238
                      MemToReg = 0;
239
                      MemRead = 0;
240
                      MemWrite = 0;
```

```
241
                      BeqSign = 0;
242
                      BneSign = 1;
243
                      LuiSign = 0;
244
                      ExtSign = 1;
245
                      JalSign = 0;
246
                      JrSign = 0;
247
                      ALUOp = 4'b0011;
248
                      Jump = 0;
249
                  end
250
                  6'b001010:
                                  // slti
251
                  begin
252
                      RegDst = 0;
253
                      ALUSrc = 1;
254
                      RegWrite = 1;
255
                      MemToReg = 0;
                      MemRead = 0;
256
257
                      MemWrite = 0;
258
                      BeqSign = 0;
259
                      BneSign = 0;
                      LuiSign = 0;
260
261
                      ExtSign = 1;
262
                      Jalsign = 0;
263
                      JrSign = 0;
264
                      ALUOp = 4'b1000;
265
                      Jump = 0;
266
                  end
267
                  6'b001011:
                                  // sltiu
268
                  begin
269
                      RegDst = 0;
270
                      ALUSrc = 1;
                      RegWrite = 1;
271
272
                      MemToReg = 0;
273
                      MemRead = 0;
274
                      MemWrite = 0;
275
                      BeqSign = 0;
                      BneSign = 0;
276
277
                      LuiSign = 0;
278
                      ExtSign = 0;
279
                      JalSign = 0;
280
                      JrSign = 0;
281
                      ALUOp = 4'b1001;
282
                      Jump = 0;
283
                  end
284
                  6'b000010:
                                  // Jump
285
                  begin
286
                      RegDst = 0;
287
                      ALUSrc = 0;
288
                      RegWrite = 0;
289
                      MemToReg = 0;
290
                      MemRead = 0;
291
                      MemWrite = 0;
292
                      BeqSign = 0;
293
                      BneSign = 0;
294
                      LuiSign = 0;
295
                      ExtSign = 0;
296
                      Jalsign = 0;
297
                      JrSign = 0;
298
                      ALUOp = 4'b1111;
```

```
299
                      Jump = 1;
300
                  end
                                  // jal
301
                  6'b000011:
302
                  begin
303
                      RegDst = 0;
                      ALUSTC = 0;
304
305
                      RegWrite = 0;
306
                      MemToReg = 0;
307
                      MemRead = 0;
308
                      MemWrite = 0;
309
                      BeqSign = 0;
310
                      BneSign = 0;
                      LuiSign = 0;
311
312
                      ExtSign = 0;
313
                      JalSign = 1;
314
                      JrSign = 0;
315
                      ALUOp = 4'b1111;
316
                      Jump = 1;
317
                  end
318
                  default: begin
319
                      RegDst = 0;
320
                      ALUSrc = 0;
321
                      RegWrite = 0;
322
                      MemToReg = 0;
323
                      MemRead = 0;
324
                      MemWrite = 0;
325
                      BeqSign = 0;
326
                      BneSign = 0;
327
                      LuiSign = 0;
328
                      ExtSign = 0;
                      JalSign = 0;
329
330
                      JrSign = 0;
331
                      ALUOp = 4'b1111;
332
                      Jump = 0;
333
                  end
334
              endcase
335
         end
336
     end
337
338
         assign regDst = RegDst;
339
         assign aluSrc = ALUSrc;
         assign memToReg = MemToReg;
340
341
         assign regWrite = RegWrite;
342
         assign memRead = MemRead;
343
         assign memWrite = MemWrite;
         assign aluop = ALUOp;
344
345
         assign jump = Jump;
346
         assign extSign=ExtSign;
347
         assign jalSign=JalSign;
348
         assign bneSign=BneSign;
349
         assign beqSign=BeqSign;
350
         assign jrSign=JrSign;
351
         assign luiSign=LuiSign;
352
353
     endmodule
354
```

### 6.2 ALUCtr完整代码

```
module ALUCtr(
 2
              input [3 : 0] aluop,
 3
              input [5 : 0] funct,
4
              output [3:0] aluCtrOut,
 5
              output shamtSign
6
          );
 7
    reg [3 : 0] ALUCtrOut;
8
    reg ShamtSign;
9
10
    always @ (aluOp or funct) begin
11
        if (aluop == 4'b1101 || aluop == 4'b1110) begin
12
            case (funct)
               6'b100000:
13
                              // add
14
                   ALUCtrOut = 4'b0000;
15
               6'b100001:
                           // addu
16
                   ALUCtrOut = 4'b0001;
17
               6'b100010: // sub
18
                   ALUCtrOut = 4'b0010;
19
               6'b100011:
                           // subu
20
                   ALUCtrOut = 4'b0011;
21
               6'b100100: // and
22
                   ALUCtrOut = 4'b0100;
               6'b100101: // or
23
24
                   ALUCtrOut = 4'b0101;
25
               6'b100110: // xor
                   ALUCtrOut = 4'b0110;
26
27
               6'b100111: // nor
                   ALUCtrOut = 4'b0111;
28
29
               6'b101010:
                           // slt
                   ALUCtrOut = 4'b1000;
30
31
               6'b101011: // sltu
32
                   ALUCtrOut = 4'b1001;
33
               6'b000000:
                           // sll
                   ALUCtrOut = 4'b1010;
34
35
               6'b000010: // srl
36
                   ALUCtrOut = 4'b1011;
37
               6'b000011:
                           // sra
38
                   ALUCtrOut = 4'b1100;
39
               6'b000100:
                            // sllv
                   ALUCtrOut = 4'b1010;
40
41
               6'b000110: // srlv
42
                   ALUCtrOut = 4'b1011;
43
               6'b000111:
                           // srav
44
                   ALUCtrOut = 4'b1100;
               6'b001000: // jr
45
46
                   ALUCtrOut = 4'b1111;
47
               default:
                   ALUCtrOut = 4'b1111;
48
49
            endcase
50
51
            if (funct == 6'b000000 || funct == 6'b000010 || funct == 6'b000011)
52
               ShamtSign = 1;
53
            else
```

```
54
                 ShamtSign = 0;
55
        end
56
        else begin
57
             ALUCtrOut = aluop;
58
             ShamtSign = 0;
59
        end
60
    end
61
62
    assign aluCtrOut = ALUCtrOut;
63
    assign shamtSign=ShamtSign;
64
65
    endmodule
66
```

### 6.3 ALU完整代码

```
module ALU(
1
2
               input [31 : 0] inputA,
3
               input [31 : 0] inputB,
4
               input [3 : 0] aluCtrOut,
5
               output zero,
               output [31:0] aluRes
6
7
           );
8
    reg Zero;
9
    reg [31 : 0] ALURes;
10
    always @ (inputA or inputB or aluCtrOut) begin
11
12
        casex (aluCtrOut)
13
            4'b000x:
                           // add
14
                ALURes = inputA + inputB;
15
            4'b001x: // sub
                ALURes = inputA - inputB;
16
17
            4'b0100:
                           // and
18
                ALURes = inputA & inputB;
                           // or
19
            4'b0101:
20
                ALURes = inputA | inputB;
21
                          // xor
            4'b0110:
22
                ALURes = inputA \( \) inputB;
23
            4'b0111:
                          // nor
                ALURes = ~(inputA | inputB);
24
25
            4'b1000:
                          // slt
26
                ALURes = ($signed(inputA) < $signed(inputB));</pre>
27
                          // slt (unsigned)
            4'b1001:
28
                ALURes = (inputA < inputB);
                           // left-shift
29
            4'b1010:
30
                ALURes = (inputB << inputA);
31
            4'b1011:
                           // right-shift
32
                ALURes = (inputB >> inputA);
33
            4'b1100: // right-shift (arithmetic)
34
                ALURes = ($signed(inputB) >>> inputA);
35
            default:
                       // default
36
                ALURes = 0;
37
        endcase
38
        if (ALURes == 0)
39
            zero = 1;
```

```
40 else
41 Zero = 0;
42 end
43 assign zero = Zero;
44 assign aluRes = ALURes;
45 endmodule
```

## 6.4 Registers完整代码

```
module Registers(
2
               input [4 : 0] readReg1,
3
               input [4 : 0] readReg2,
4
               input [4 : 0] writeReg,
 5
               input [31:0] writeData,
               input regWrite,
 6
 7
               input reset,
8
               input clk,
               input jalSign,
9
10
               input [31 : 0] jalDest,
               output [31 : 0] readData1,
11
12
               output [31 : 0] readData2
13
           );
14
15
    reg [31 : 0] regFile [31 : 0];
16
    integer i;
17
18
    assign readData1 = regFile[readReg1];
19
    assign readData2 = regFile[readReg2];
20
21
    always @ (negedge clk or reset) begin
22
       if(reset) begin
23
            for(i=0;i<32;i=i+1)
24
                regFile[i] = 0;
25
        end
26
        else begin
27
            if(regWrite)
28
                regFile[writeReg] = writeData;
29
            if(jalSign)
30
                regFile[31] = jalDest;
31
        end
32
    end
    endmodule
33
```

### 6.5 IFID\_REG完整代码

```
module IFID_REG(
input clock,
input reset,
input stall,
input branch,
input [1:0] ctr_signals_In,
input [31:0] pcIn,
```

```
8
         input [31:0] instIn,
9
         output reg [31:0] pcOut,
10
         output reg [31:0] instOut
11
         );
12
         initial begin
13
             pcOut = 0;
             instOut = 0;
14
15
         end
16
         always@ (reset)
17
         begin
18
            if(reset)
19
            begin
20
                pcOut=0;
21
                instOut=0;
22
             end
23
         end
24
         always @ (posedge clock)
25
         begin
26
             if(branch || ctr_signals_In[1] ||ctr_signals_In[0])
27
             begin
28
               pcOut<=0;</pre>
29
               instOut<=0;</pre>
30
             end else if(!stall)
31
             begin
32
               instOut=instIn;
33
               pcOut = pcIn;
34
             end
35
         end
    endmodule
36
```

## 6.6 IDEX\_REG完整代码

```
1
    module IDEX_REG(
2
        input clock,
 3
        input reset,
4
        input stall,
 5
        input branch,
 6
        input [31:0] pcIn,
 7
        input [31:0] instIn,
8
        input [31:0] dataIn1,
9
        input [31:0] dataIn2,
10
        input [31:0] extendIn,
11
        input [4:0] rdIn,
12
        input [3 : 0] aluop_in,
13
        input [7 : 0] ctr_signal_in,
14
        output reg [31:0] pcOut,
15
        output reg [31:0] dataOut1,
16
        output reg [31:0] dataOut2,
17
        output reg [31:0] extendOut,
18
        output reg [3 : 0] aluop_out,
19
        output reg [7 : 0] ctr_signal_out,
20
        output reg [4:0] rdOut,
21
        output reg [4:0] inst16_200ut,
22
        output reg [4:0] inst21_25Out,
23
        output reg [5:0] inst0_5out,
```

```
24
         output reg [4:0] inst6_100ut
25
         );
26
         initial begin
27
28
              pcOut <= 0;</pre>
29
              dataOut1 <= 0;</pre>
30
              dataOut2 <= 0;</pre>
              extendOut <= 0;</pre>
31
32
              aluop_out <= 0;
33
              ctr_signal_out <= 0;
34
              rdOut <=0;
35
              inst16_200ut <= 0;
36
              inst21_250ut <= 0;
37
              inst0_50ut <= 0;
38
              inst6_100ut <= 0;
39
         end
40
41
         always@ (reset)
42
         begin
43
             if(reset)
44
             begin
45
                  pcOut <= pcIn;</pre>
46
                  dataOut1 <= 0;
47
                 dataOut2 <= 0;</pre>
48
                  extendOut <= 0;</pre>
49
                  aluop_out <= 0;</pre>
50
                  ctr_signal_out <= 0;</pre>
51
                  rdOut <=0;
52
                  inst16_200ut <= 0;
53
                  inst21_250ut <= 0;
54
                  inst0_50ut <= 0;
55
                  inst6_100ut <= 0;
56
              end
57
         end
58
59
         always @ (posedge clock)
         begin
60
             if(stall||branch)
61
62
             begin
63
                  pcOut <= pcIn;</pre>
64
                  dataOut1 <= 0;</pre>
65
                  dataOut2 \ll 0;
66
                  extendOut <= 0;</pre>
67
                  aluop_out <= 4'hf;</pre>
68
                 ctr_signal_out <= 0;</pre>
69
                  rdOut <=0;
70
                  inst16_200ut <= 0;
71
                  inst21_250ut <= 0;
72
                  inst0_50ut <= 0;
73
                  inst6_100ut <= 0;
74
             end else
75
             begin
76
              pcOut = pcIn;
77
              dataOut1 <= dataIn1;</pre>
78
              dataOut2 <= dataIn2;</pre>
79
              extendOut <= extendIn;</pre>
80
              aluop_out <= aluop_in;</pre>
81
              ctr_signal_out <= ctr_signal_in;</pre>
```

```
rdout <= rdIn;
inst16_200ut <= instIn[20:16];
inst21_250ut <= instIn[25:21];
inst0_50ut <= instIn[5:0];
inst6_100ut <= instIn[10:6];
end
end
end
endmodule</pre>
```

## 6.7 EXMA\_REG完整代码

```
module EXMA_REG(
 1
 2
         input clock,
 3
         input reset,
 4
         input [31:0] aluResIn,
 5
         input [3:0] ctr_signals_In,
 6
         input [31:0] readData2In,
 7
         input [4:0] regdestIn,
 8
         output reg [31:0] aluResOut,
 9
         output reg [3:0] ctr_signals_Out,
10
         output reg [31:0] readData2Out,
11
         output reg [4:0] regdestOut
12
         );
13
14
         initial begin
15
             aluResOut <= 0;
             ctr_signals_Out=0;
16
17
              readData2Out<=0;</pre>
18
              regdestOut <= 0;</pre>
19
         end
20
21
         always@ (reset)
22
         begin
23
            if(reset)
24
            begin
25
             aluResOut <= 0;</pre>
26
             ctr_signals_Out=0;
27
              readData2Out<=0;</pre>
28
              regdestOut <= 0;</pre>
29
              end
30
         end
31
32
         always @ (posedge clock)
33
         begin
              aluResOut <= aluResIn;</pre>
34
35
              ctr_signals_Out=ctr_signals_In;
36
              readData2Out<=readData2In;</pre>
37
              regdestOut <= regdestIn;</pre>
38
         end
    endmodule
39
```

### 6.8 MAWB REG完整代码

```
module MAWB_REG(
 2
         input clock,
 3
         input reset,
4
         input [31:0] memDataIn,
 5
         input ctr_signals_In,
 6
         input [4:0] regdestIn,
 7
         output reg [31:0] memDataOut,
8
         output reg ctr_signals_Out,
9
         output reg [4:0] regdestOut
10
         );
11
12
         initial begin
13
              memDataOut <= 0;</pre>
14
              ctr_signals_Out <= 0;</pre>
15
              regdestOut <= 0;</pre>
16
         end
17
18
         always@ (reset)
19
         begin
20
            if(reset)
21
            begin
22
            memDataOut <= 0;</pre>
23
            ctr_signals_Out <= 0;
24
            regdestOut <= 0;</pre>
25
            end
26
         end
27
         always @ (posedge clock)
28
         begin
29
              memDataOut <= memDataIn;</pre>
30
              ctr_signals_Out <= ctr_signals_In;</pre>
31
              regdestOut <= regdestIn;</pre>
32
         end
    endmodule
```

## 6.9 Top完整代码

```
module Top(
1
 2
               input clk,
 3
               input reset
 4
           );
 5
6
   // IF
7
    reg [31 : 0] PC;
    wire [31 : 0] IF_INST;
9
10
   InstMemory inst_memory(.address(PC), .inst(IF_INST));
11
12
   // Segment Registers IF_ID
13
   wire [31 : 0] IF_ID_INST;
   wire [31 : 0] IF_ID_PC;
14
15
    wire [12 : 0] ID_CTR;
    wire [3 : 0] ID_CTR_SIGNAL_ALUOP;
16
```

```
17 | wire BRANCH;
18
    wire STALL;
19
    IFID_REG
    ifid(.clock(clk),.reset(reset),.stall(STALL),.branch(BRANCH),.ctr_signals_I
    n(ID_CTR[12:11]),
20
    .pcIn(PC),.instIn(IF_INST),.pcOut(IF_ID_PC),.instOut(IF_ID_INST));
21
22
   // ID
23
    Ctr main_controller(.opCode(IF_ID_INST[31 : 26]), .funct(IF_ID_INST[5 :
    0]), .nop(IF_ID_INST == 0),
24
                         .jump(ID_CTR[12]), .jrSign(ID_CTR[11]),
    .extSign(ID_CTR[10]),
25
                         .regDst(ID_CTR[9]), .jalSign(ID_CTR[8]),
    .aluOp(ID_CTR_SIGNAL_ALUOP),
26
                        .aluSrc(ID_CTR[7]), .luiSign(ID_CTR[6]),
    .beqSign(ID_CTR[5]),
                        .bneSign(ID_CTR[4]), .memWrite(ID_CTR[3]),
27
    .memRead(ID_CTR[2]),
28
                        .memToReg(ID_CTR[1]), .regWrite(ID_CTR[0]));
29
    wire [31 : 0] ID_REG_READ_DATA_1;
30
31
    wire [31 : 0] ID_REG_READ_DATA_2;
32
   wire [4 : 0] WB_WRITE_REG;
    wire [31 : 0] WB_REG_WRITE_DATA;
    wire WB_CTR_SIGNAL_REG_WRITE;
    Registers registers(.readReg1(IF_ID_INST[25 : 21]), .readReg2(IF_ID_INST[20
    : 16]),
36
                        .writeReg(WB_WRITE_REG), .writeData(WB_REG_WRITE_DATA),
37
                        .regWrite(WB_CTR_SIGNAL_REG_WRITE), .clk(clk),
    .reset(reset),
38
                        .jalSign(ID_CTR[8]), .jalDest(IF_ID_PC + 4),
39
                        .readData1(ID_REG_READ_DATA_1),
    .readData2(ID_REG_READ_DATA_2));
40
41
    wire [31 : 0] ID_EXT_RES;
    signext SignExt(.extSign(ID_CTR[10]), .inst(IF_ID_INST[15 : 0]),
42
    .data(ID_EXT_RES));
43
44
    wire [4 : 0] ID_REG_DEST;
45
    RegMux rt_rd_mux(.select(ID_CTR[9]),
46
                     .input0(IF_ID_INST[15 : 11]),
47
                     .input1(IF_ID_INST[20 : 16]),
48
                     .out(ID_REG_DEST));
49
50
   // Segment Registers ID_EX
51
    wire [31 : 0] ID_EX_PC;
52
   wire [31 : 0] ID_EX_REG_READ_DATA_1;
   wire [31 : 0] ID_EX_REG_READ_DATA_2;
53
54
   wire [31 : 0] ID_EX_EXT_RES;
55
   wire [3 : 0] ID_EX_CTR_SIGNAL_ALUOP;
    wire [7 : 0] ID_EX_CTR;
57
   wire [4 : 0] ID_EX_REG_DEST;
   wire [4 : 0] ID_EX_INST_RT;
58
   wire [4 : 0] ID_EX_INST_RS;
59
   wire [5 : 0] ID_EX_INST_FUNCT;
60
61
    wire [4 : 0] ID_EX_INST_SHAMT;
```

```
62 IDEX_REG
     idex(.clock(clk),.reset(reset),.stall(STALL),.branch(BRANCH),.pcIn(IF_ID_PC
     ),.instIn(IF_ID_INST),
 63
     .dataIn1(ID_REG_READ_DATA_1),.dataIn2(ID_REG_READ_DATA_2),.extendIn(ID_EXT_
 64
     .rdIn(ID_REG_DEST),.aluop_in(ID_CTR_SIGNAL_ALUOP),.ctr_signal_in(ID_CTR),.p
     cOut(ID_EX_PC),
 65
     .dataOut1(ID_EX_REG_READ_DATA_1),.dataOut2(ID_EX_REG_READ_DATA_2),
                   .extendOut(ID_EX_EXT_RES),.aluop_out(ID_EX_CTR_SIGNAL_ALUOP),
 66
                   .ctr_signal_out(ID_EX_CTR),.rdOut(ID_EX_REG_DEST),
 67
 68
                   .inst16_200ut(ID_EX_INST_RT),.inst21_250ut(ID_EX_INST_RS),
 69
                   .inst0_5out(ID_EX_INST_FUNCT),.inst6_10out(ID_EX_INST_SHAMT)
 70
                  );
 71
 72
    // stall
     assign STALL = ((ID_EX_INST_RT == IF_ID_INST [25 : 21]) | (ID_EX_INST_RT ==
 73
     IF_ID_INST [20 : 16])) & ID_EX_CTR[2] ;
 74
 75
    // Ex
 76
    wire [3 : 0] EX_ALU_CTR_OUT;
 77
    wire EX_SHAMT_SIGNAL;
    ALUCtr alu_controller(.aluOp(ID_EX_CTR_SIGNAL_ALUOP),
     .funct(ID_EX_INST_FUNCT),
 79
                           .aluCtrOut(EX_ALU_CTR_OUT),
     .shamtSign(EX_SHAMT_SIGNAL));
 80
 81
    //Forwarding wires
 82
    wire [31 : 0] EX_ALU_INPUT_1_FORWARDING;
83
     wire [31 : 0] EX_ALU_INPUT_2_FORWARDING;
84
 85
    wire [31 : 0] EX_ALU_INPUT_1;
    wire [31 : 0] EX_ALU_INPUT_1_TEMP;
 86
     wire [31 : 0] EX_ALU_INPUT_2;
     Mux rs_forward_mux(.select(EX_SHAMT_SIGNAL),
 88
 89
                        ID_EX_INST_SHAMT}),
 90
                        .input1(EX_ALU_INPUT_1_FORWARDING),
 91
                        .out(EX_ALU_INPUT_1_TEMP));
 92
 93
     Mux rs_lui_mux(.select(ID_EX_CTR[6]),
 94
                    .input0(32'h00000010),
 95
                    .input1(EX_ALU_INPUT_1_TEMP),
 96
                    .out(EX_ALU_INPUT_1));
 97
 98
     Mux rt_forward_mux(.select(ID_EX_CTR[7]),
99
                        .inputO(ID_EX_EXT_RES),
100
                        .input1(EX_ALU_INPUT_2_FORWARDING),
101
                        .out(EX_ALU_INPUT_2));
102
103
     wire EX_ZERO;
104
     wire [31 : 0] EX_ALU_RES;
105
     ALU alu(.inputA(EX_ALU_INPUT_1), .inputB(EX_ALU_INPUT_2),
106
             .aluCtrOut(EX_ALU_CTR_OUT), .zero(EX_ZERO),
107
             .aluRes(EX_ALU_RES));
108
```

```
109 | wire [31 : 0] BRANCH_DEST = ID_EX_PC + 4 + (ID_EX_EXT_RES * 4);
110
111
    // predict-not-taken
112
    wire BRANCH_CON_1 = ID_EX_CTR[5] & EX_ZERO;
113
    wire BRANCH_CON_2 = ID_EX_CTR[4] & (~ EX_ZERO);
114
    assign BRANCH = BRANCH_CON_1 | BRANCH_CON_2;
     wire [31 : 0] PC_NEW;
115
     Jump_Ctr jump_ctr(.ctr_signals(ID_CTR[12:11]),.pc_jump_In(((IF_ID_PC + 4) &
116
     32'hf0000000) + (IF_ID_INST [25 : 0] * 4)),
117
                       .pc_In(PC +
     4),.data(ID_REG_READ_DATA_1),.beq_signal(BRANCH_CON_1),.bne_signal(BRANCH_C
     ON_2),
118
                       .branch_dest(BRANCH_DEST),.pcOut(PC_NEW));
119
120
    // Segment Registers EXMA
121 | wire [3 : 0] EX_MA_CTR;
    wire [31 : 0] EX_MA_ALU_RES;
123
    wire [31 : 0] EX_MA_REG_READ_DATA_2;
124
    wire [4 : 0] EX_MA_REG_DEST;
125
     EXMA_REG
     exma(.clock(clk),.reset(reset),.aluResIn(EX_ALU_RES),.ctr_signals_In(ID_EX_
     CTR [3:0]),
126
     .readData2In(EX_ALU_INPUT_2_FORWARDING),.regdestIn(ID_EX_REG_DEST),
127
     .aluResOut(EX_MA_ALU_RES),.ctr_signals_Out(EX_MA_CTR),.readData2Out(EX_MA_R
     EG_READ_DATA_2),
128
                   .regdestOut(EX_MA_REG_DEST));
129
130
     // MA
131
     wire [31 : 0] MA_MEM_READ_DATA;
     \label{lem:dataMemory} \ data\_memory(.clk(clk), \ .address(EX\_MA\_ALU\_RES),
132
     .writeData(EX_MA_REG_READ_DATA_2),
133
                             .memWrite(EX_MA_CTR[3]), .memRead(EX_MA_CTR[2]),
134
                             .readData(MA_MEM_READ_DATA));
135
     wire [31: 0] MA_DATA;
136
137
     Mux reg_mem_mux(.select(EX_MA_CTR[1]),
138
                     .inputO(MA_MEM_READ_DATA),
139
                     .input1(EX_MA_ALU_RES),
140
                     .out(MA_DATA));
141
142 // Segment Registers MA_WB
143
    wire [31 : 0] MA_WB_DATA;
144
    wire MA_WB_CTR;
145
    wire [4 : 0] MA_WB_REG_DEST;
     MAWB_REG
     mawb(.clock(clk),.reset(reset),.memDataIn(MA_DATA),.ctr_signals_In(EX_MA_CT
     R[0]),
147
                   .regdestIn(EX_MA_REG_DEST),.memDataOut(MA_WB_DATA),
148
                   .ctr_signals_Out(MA_WB_CTR),.regdestOut(MA_WB_REG_DEST));
149
150
     // forwarding mux
151
     Forward forward_1(.select1(MA_WB_CTR & (MA_WB_REG_DEST ==
     ID_EX_INST_RS)),.select2(EX_MA_CTR[0] & (EX_MA_REG_DEST == ID_EX_INST_RS)),
152
     .data1(MA_WB_DATA),.data2(ID_EX_REG_READ_DATA_1),.alures(EX_MA_ALU_RES),.ou
     t(EX_ALU_INPUT_1_FORWARDING));
```

```
153
 154
       Forward forward_2(.select1(MA_WB_CTR & (MA_WB_REG_DEST ==
       ID_EX_INST_RT)),.select2(EX_MA_CTR[0] & (EX_MA_REG_DEST == ID_EX_INST_RT)),
 155
       . \mathtt{data1}(\mathtt{MA\_WB\_DATA}) \,, . \mathtt{data2}(\mathtt{ID\_EX\_REG\_READ\_DATA\_2}) \,, . \mathtt{alures}(\mathtt{EX\_MA\_ALU\_RES}) \,, . \mathtt{ou}
       t(EX_ALU_INPUT_2_FORWARDING));
 156
     // WB
 157
 158 assign wb_write_reg = MA_wb_reg_dest;
 159 assign WB_REG_WRITE_DATA = MA_WB_DATA;
 160 assign WB_CTR_SIGNAL_REG_WRITE = MA_WB_CTR;
 161
 162
163 always @(posedge clk) begin
 164
        if (!STALL)
 165
              PC <= PC_NEW;
166 end
167
168 initial
       PC = 0;
 169
 170 endmodule
```